Please use this identifier to cite or link to this item: http://hdl.handle.net/10889/11633
Title: TDC (time to digital conversion) τεχνικές και αρχιτεκτονικές με έμφαση σε κώδικες (ή για κώδικες) διόρθωσης λαθών
Other Titles: TDC (time to digital conversion) techniques and architectures with use in error correcting
Authors: Μπουρνιάς, Ηλίας
Keywords: Συμβατικοί μετατροπείς
Μετατροπείς από το πεδίο του χρόνου στο πεδίο της συχνότητας
Keywords (translated): TDC
DTC
LDPC
DTC ADDER
Abstract: Το αντικείμενο της παρούσας διπλωματικής αφορά στη μελέτη και πραγματοποίηση υπολογισμών στο πεδίο του χρόνου με σκοπό την ταχύτερη και απλούστερη εκτέλεση τους. Δεν γίνεται καθόλου χρήση μετατροπέων από αναλογικό σήμα σε ψηφιακό σήμα και αντίστροφα (αποτελούν θεμελειώδες κομμάτι σε μία μεικτή ψηφιακή-αναλογική σχεδίαση) καθώς είναι κοστοβόροι από άποψη ενέργειας και χώρου. Η εκτέλεση των υπολογισμών επιτυγχάνεται μέσω τεχνικών μεικτής επεξεργασίας σήματος στο πεδίο του χρόνου και στον ψηφιακό πεδίο . Η μετατροπή δεδομένων από το πεδίο του χρόνου στο ψηφιακό πεδίο και αντίστροφα είναι απαραίτητο κομμάτι αυτών των υπολογισμών και γίνεται με την βοήθεια κατάλληλων μετατροπέων . Αναφέρονται μέθοδοι για την υλοποίηση ενός min/sum αλγόριθμου για ldpc αποκωδικοποιητή , τα χαρακτηριστικά των μεθόδων , τα πλεονεκτήματα και τα μειονεκτήματα τους . Ακολούθως γίνεται χρήση της μεθόδου μεικτής επεξεργασίας σήματος στον τομέα του χρόνου και στο ψηφιακό πεδίο με σκοπό την υλοποίηση ενός τέτοιου αποκωδικοποιητή . Επιπλέον γίνεται μία προσπάθεια συνδυασμού των διαφόρων μεθόδων για την επίτευξη ταχύτερων και απλούστερων κυκλωμάτων. Στη συνέχεια γίνεται χρήση της πλατφόρμας FPGA ml605 και της σχεδιαστικής γλώσσας VHDL για την υλοποίηση των διαφόρων κυκλωμάτων με σκοπό την εξαγωγή αποτελεσμάτων , συμπερασμάτων αλλά και της σύγκρισης μεταξύ των μεθόδων.
Abstract (translated): The subject of this thesis was the study and the implementation of computations in the time domain in order to make them simpler and faster. Analog to digital converters and digital to analog converters were not used at all in these implementations because they make the design greedy in terms of energy and space. The computations are performed in the time domain with a technique called Time-Domain Analog and Digital Mixed-Signal Processing. The conversion of data in these two domains is performed by special converters. Furthermore methods for the implementation of the min/sum ldpc decoding algorithm are mentioned along with their characteristics, their advantages and their disadvantages. In this framework the technique Time-Domain Analog and Digital Mixed-Signal Processing is used for the implementation of the decoder. Moreover , a proper combination of methods is proposed in order to make the designs faster and simpler. Finally the architectures of the various computations are described in the VHDL language and implemented in the FPGA ml605 platform in order to get results , perform comparisons among the examined methods and draw a number of conclusions. .
Appears in Collections:Τμήμα Ηλεκτρολ. Μηχαν. και Τεχνολ. Υπολογ. (ΔΕ)

Files in This Item:
File Description SizeFormat 
IliasBournias.pdf2.55 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.