Please use this identifier to cite or link to this item:
Title: Αρχιτεκτονικές VLSI για διόρθωση λαθών με κώδικες Reed-Muller
Other Titles: VLSI architecures for error correction with Reed-Muller codes
Authors: Μπαϊρακτάρης, Ηλίας
Keywords: Διόρθωση λαθών
Keywords (translated): Error correction
Reed Muller
Abstract: Στο κείμενο που ακολουθεί θα περιγράψουμε αρχικά την δομή των κωδίκων Reed-Muller. Θα παρουσιάσουμε κάποιους αλγόριθμους για soft και hard αποκωδικοποίηση καθώς και μία διαφορετική συνάρτηση βάρους. Έπειτα περιγράφουμε την διαδικασία υλοποίησης ενός αναδρομικού αλγόριθμου αποκωδικοποίησης. Αρχικά σκοπός μας είναι η μελέτη για την κατάλληλη χρήση συστήματος αναπαράστασης αριθμών, προκειμένου να ξεκινήσουμε τη σχεδίαση των δομικών μονάδων του κυκλώματος. Αναλύουμε την διαδικασία τροποποίησης της επεξεργασίας των δεδομένων στα διάφορα στάδια της αποκωδικοποίησης. Καταλήγουμε στην πρόταση χρήσης κατάλληλων προσεγγίσεων για βελτίωση της ταχύτητας και της οικονομίας του υλικού. Ακολουθεί τέλος η περιγραφή των δομικών μονάδων του συστήματος.
Abstract (translated): In the following chapters, at first we describe the structure of a Reed-Muller code. We then present some algorithms for hard and soft decoding, and also a different weight function. Later we describe the process of building a recursive algorithm. Our primary priority is to find the appropriate system for the arithmetic representation, before starting designing the basic system's components. We describe the process of modifying the data processing in the various decoder's stages. Finally we propose the use of specific approaches for enhancing the overall system performance with improved size of hardware. In the end a description of the basic system's components follows.
Appears in Collections:Τμήμα Ηλεκτρολ. Μηχαν. και Τεχνολ. Υπολογ. (ΔΕ)

Files in This Item:
File Description SizeFormat 
ReedMullerCodes.pdf3.38 MBAdobe PDFView/Open

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.