Please use this identifier to cite or link to this item: http://hdl.handle.net/10889/9368
Title: Αρχιτεκτονικές και FPGA υλοποιήσεις για γρυπτογραφικές συναρτήσεις κατακερματισμού
Authors: Καρανικολής, Κωνσταντίνος
Keywords: Κρυπτογραφία
Συνάρτηση κατακερματισμού
Keywords (translated): Cryptography
Field-programmable gate array (FPGA)
Abstract: Σκοπός της διπλωματικής εργασίας ήταν η ανάπτυξη του αλγόριθμου του Keccak. Ο αλγόριθμος του Keccak, χρησιμοποιείται για κρυπρογραφικές συναρτήσεις κατακερματισμού. Χρησιμοποιήθηκαν τρεις διαφορετικές τεχνικές για σχεδιάση καθώς και ένας συνδυασμός αυτών, με σκοπό την αύξηση της ρυθμοαπόδοσης. Στο τέλος, συγκρίνονται όλες αυτές οι αρχιτεκτονικές και παρουσιάζονται κάποια χρήσιμα συμπεράσματα.
Abstract (translated): The aim of the diploma thesis was the development of the Keccak Algorithm. Keccak Algorithm is used for cryptographiv hash functions. We used three different techniques for the design of the algorithm as well a combination of these three techniques with main goal the increase of throughput.At the end, there is a comparison of these architectures and we present some useful results.
Appears in Collections:Τμήμα Ηλεκτρολ. Μηχαν. και Τεχνολ. Υπολογ. (ΔΕ)

Files in This Item:
File Description SizeFormat 
Καρανικολής Κωνσταντίνος-Διπλωματική Εργασία.pdf2.51 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.